赛灵思进一步拓展目标设计平台理念
本文作者:admin
点击:
2010-01-13 00:00
前言:
2009年2月Virtex-6和Spartan-6系列的发布,标志着赛灵思公司致力于提高FPGA设计效率和增强FPGA易用性的崭新平台方法的开端。与半导体领域内的领先公司所采用的许多平台设计方法相同,赛灵思的目标设计平台 (Targeted Design Platform) 也采用了开放的标准、通用的开发流程以及类似的设计环境,尽量减少任何开发项目中都能遇到的通用工作对设计人员时间的占用,确保他们能集中精力从事创新性的开发工作。
赛灵思认为:每一代新的FPGA都为日益增加的应用提供了更好的解决方案,解决这些应用在嵌入式、数字信号处理或系统方面所面临的需要高带宽通信通道以便处理大量数据的瓶颈问题。其成功之道在于能够充分发挥FPGA内在的并行性、集成存储、DSP和通信特性的优势。进行系统设计的工程师背景各不相同,分别来自不同的设计领域,他们需要有助于发挥出各自领域专长的的工具和知识产权 (IP)。因此,赛灵思认识到必须推出能够全面支持并可轻松扩展到不同终端应用的参考设计,确保参考设计能真正成为终端应用开发的基础或起点。
推出六大领域优化套件
作为赛灵思公司目标设计平台最新一步的发展,赛灵思于近日同时推出六大领域优化开发套件。面向Virtex-6 和 Spartan-6 系列的开发平台可大幅缩短实现最佳系统性能所需的时间,同时还确保片上系统 (SoC) 开发阶段的低功耗水平。这些最新套件主要针对嵌入式处理、DSP,以及构建要求高速串行连接功能的系统,为设计团队提供了专门针对设计流程而精心优化的工具套件、全功能 IP 以及适合设计人员专业技术领域的通用的目标参考设计。
赛灵思平台市场营销总监 Brent Przybus 指出:“每款新套件都提供了经验证的设计出发点,设计人员借此可以加速产品上市进程,同时还能获得他们所需的工具,以确保能专注于产品的创新工作。我们为设计人员提供了全套精心优化的开发资源,可帮助他们快速启动设计工作,并最大限度地利用 Virtex-6 和 Spartan-6 FPGA 系列的真正创新功能和特性。”
套件充分利用FPGA器件功能与ISE设计套件创新
六大套件套件既支持利用 Virtex-6 系列 FPGA 面向高计算强度、高速、高密度 SoC 应用的设计开发,也支持利用 Spartan-6 系列 FPGA 面向注重性能、尺寸、功耗及成本的应用的设计开发。每个套件都充分利用上述两大 FPGA 系列内的重要功能,包括:带有集成PCI Express 端点模块的低功耗高速串行收发器、集成存储器控制器,以及具有前加法器和先进控制功能的高级高性能数字信号处理芯片。
ISE 设计套件 11.4版本对每个套件都提供支持,为Spartan-6 FPGA设计降低25%的运行时间,为之前发布的大型、复杂和高度使用的Virtex-6 SOC设计降低30%的运行时间。
所有套件配套提供可扩展的开发板、全功能的领域专用 IP核、目标参考设计、设计样例、完整的文档和线缆等,使设计人员可立即启动开发工作。经全面验证的目标参考设计是每个套件的核心,专门针对其支持的设计领域进行了精心优化,而且既可按其原样直接使用,也可加以修改扩展后再使用。客户还能获得源代码和仿真文件,用于在设计环境中构建自己的最终应用。
这些套件建立在今年早些时候宣布推出的 Spartan-6 FPGA 和Virtex-6 FPGA 基础评估套件的基础之上,随后赛灵思及其生态合作伙伴还将推出 DSP和市场专用开发套件,如 2009 年11 月已推出的 Virtex-6 FPGA 广播连接套件。
连接功能开发
连接开发套件包含目标参考设计,其将 FPGA 内的硬件模块、赛灵思连接 IP 以及赛灵思联盟计划重要成员Northwest Logic公司的IP整合在一起,提供全面可扩展的 PCIe 到 XAUI 或千兆位以太网的桥接器。客户可在 Virtex-6 FPGA 套件中选择完全符合 PCIe gen 1 或 gen 2 x1、x2、x4 标准的版本,调整 DMA 设置以优化系统带宽,从外部 DDR3 存储器中读/写数据,并链接到系统环境中的全 XAUI接口。Spartan-6 FPGA 套件帮助设计人员利用完整授权的Northwest Logic DMA引擎IP,将完全符合 PCIe gen 1 标准的接口与千兆位以太网相链接。这两款套件帮助设计人员测量系统带宽,优化设置,以降低主机系统环境的功耗与成本。预先加载的目标参考设计经过精心优化,可展示采用最高运行频率达 250MHz的4个不同时钟域的全功能连接系统。
嵌入式开发
嵌入式开发套件帮助软件开发人员利用与ISE 11.4嵌入式版本一起提供的赛灵思 SDK(软件开发套件)环境立即启动开发工作。开发人员能运行并修改作为目标参考设计一部分提供的代码样本,充分利用全面实施的 MicroBlaze 32 位 RISC 软处理器内核和全套常见处理器外设,其中包括 UART、多端口存储控制器 (MPMC)、闪存、三态以太网 MAC (TEMAC)、通用 IP (GPIO)、I2C/SPI、定时器/中断控制器及调试端口等。利用作为EDK (嵌入式开发套件)环境一部分的外设库,硬件设计人员可利用基础系统构建商(BSP)工具修改参考设计,实现性能、功耗或资源优化,进一步扩展代码,优化主要功能,确保实施方案充分发挥 FPGA 资源的优势。
数字信号处理开发
借助该数字信号处理开发套件,运算和硬件开发人员都能评估在最终应用中可用作构建块的通用数字信号处理元件的性能及实施类型。每款套件将包含一个针对 Virtex-6 和 Spartan-6 FPGA优化的目标参考设计,并可利用 具有System Generator 设计环境的DSP IP和ISE 设计套件系统版本。
目标设计平台概念在中国获得广泛认同
尽管面临全球经济不景气的大环境,但是赛灵思守住了51%的市场份额,继续领跑FPGA市场。值得注意的是,虽然市场份额没有太大变化,但是持续的研发使得这家公司目前的专利数量,从去年1300多项增加到现在超过2000项专利。同时,赛灵思在中国本土的业绩节节攀升。
“FPGA可编程的应用领域非常广泛,从工业到通信到消费,在一些新的领域绿色IT,太阳能控制等一些项目也开始在使用FPGA,云计算是国内几个热门的话题之一,现在提升计算能力,已不再是简单提升频率了,恰恰是FPGA的发展空间,” 赛灵思亚太区市场与应用总监张宇清说道。“赛灵思认为:FPGA领域是不断扩张,除了手机和几个大的大批量应用领域之外,其他领域也越来越多转向FPGA。具体到国内市场,国内的客户使用定制芯片的时候,IP核都是掌握在国外公司手里,使用FPGA会使IP核属于中国客户,从而成为一个非常有效的创新平台,FPGA用先进的工艺让客户实现设计理念,降低了很多国内中小客户的风险,让这些中小设计公司得以健康发展,省去了需要投入大量资源的掩膜费用。这是赛灵思深受国内客户喜爱的主要原因。”
目前,赛灵思已经有北京、上海、深圳、成都、香港、南京、西安7个办事处,与近100家大学成立联合实验室,同时也是TD-SCDMA论坛的高级会员,国内的各大通信设备商都有采用赛灵思FPGA的产品。对赛灵思来说,2009年只是一个美好的开始。